GBT Technologies Inc. heeft een bericht van publicatie ontvangen voor zijn EDA-octrooiaanvraag voor betrouwbaarheidscontrole en automatische correctie van microchips, met als interne projectnaam Epsilon. Aangezien het fabricageniveau van geïntegreerde schakelingen (IC's) voortdurend daalt, worden ontwerpbedrijven geconfronteerd met complexe uitdagingen met een breed spectrum op het gebied van elektrische betrouwbaarheid, die wordt bepaald door de wetten van de fysica. Krachtige computersystemen vereisen optimale elektrische en thermische kenmerken om de betrouwbaarheid, consistentie en nauwkeurigheid van de verwerkte gegevens te waarborgen.

Geavanceerde geïntegreerde schakelingen vormen de kern van deze systemen en moeten in hoge mate betrouwbaar functioneren. Vooral op het gebied van geneeskunde, luchtvaart, transport, gegevensopslag en communicatie is de betrouwbaarheidsfactor van microchips een cruciale factor geworden. De Epsilon-octrooiaanvraag van het bedrijf introduceert innovatieve methoden en systemen om de fysica van geavanceerde halfgeleiderknooppunten aan te pakken met als doel een hoog niveau van betrouwbaarheid, optimaal thermisch ontwerp, lager stroomverbruik en hoge prestaties te garanderen.

De technologie is ontworpen om de lay-out van een IC te analyseren met behulp van algoritmen voor machinaal leren en om gebreken in de elektrische betrouwbaarheid te identificeren. De octrooiaanvraag beschrijft de detectie en automatische correctie van deze betrouwbaarheidsproblemen in een vroeg stadium van de ontwerpfase van het IC. Neurale netwerken zullen gegevensanalyse, identificatie, categorisatie en redenering uitvoeren voor de automatische correctie van de IC-lay-out.

Het doel van deze technologie is IC-ontwerpers in staat te stellen circuits efficiënter en in real-time te analyseren en te repareren, en vroeg in de ontwerpfase zicht te krijgen op elektrische problemen. Het doel van deze technologie is de elektrische en vermogensanalyse van de microchip in de vroege ontwerpfasen te richten op het identificeren van potentiële storingen en een on-the-fly oplossing te bieden die theoretisch weken tot maanden aan engineering herontwerptijd kan besparen.