SEALSQ Corp. kondigde aan dat het begonnen is met de productiefase van engineering samples van haar nieuwe QS7001? kwantumbestendig hardware platform.

Tegelijkertijd maakt het bedrijf gebruik van dit ontwerp om aangepaste ASIC's te ontwikkelen voor verschillende grote spelers op de markt. Als gevolg van de investeringen van het bedrijf en de focus op het QUASARs post-quantum project, vordert het engineeringteam in hoog tempo op de ontwikkelingsagenda. Na de voltooiing van de ontwerpfase is het team nu overgegaan op de volgende stap, het opstarten van de productie van de eerste technische monsters die naar verwachting voor het einde van het jaar door de leveranciers aan SEALSQ geleverd zullen worden.

Het QS7001? RISC V kwantumbestendig platform zal als basis dienen voor SEALSQ's volgende generatie Post Quantum Secure Microcontroller en TPM producten: VaultIQ?. De hardware van de chips zal voldoen aan het veeleisende Common Criteria EAL5+ certificeringsniveau, terwijl de firmware met CRYSTAL's post-kwantum algoritmen "Kyber" en "Dilithium" NIST FIPS 140-3 gecertificeerd zal zijn.

SEALSQ is ook begonnen met een strategische stap om gebruik te maken van de krachtige hardware-architectuurmogelijkheden van de nieuwe chip door verschillende grote elektronicafabrikanten te benaderen om de ontwikkeling te bespreken van aangepaste kwantumbestendige chips die zijn afgeleid van de QS7001 en die toepassingsspecifieke eisen van klanten integreren. Door het segment van post-kwantum ASIC's te betreden, neemt het bedrijf een strategische stap in haar commerciële en industriële strategie, en maakt het de weg vrij voor een significante nieuwe pijplijn van zakelijke mogelijkheden en inkomsten. Vanuit financieel oogpunt bevatten ASIC-ontwikkelingscontracten gewoonlijk een verwachte en aanzienlijke betaling van de klant om eenmalige kosten te dekken die overeenkomen met engineeringontwikkelingsvergoedingen.

Vanuit een industrieel perspectief is dit initiatief in het bijzonder afgestemd op SEALSQ's huidige project om een Semiconductor Design and Personalization centrum te bouwen, aangezien de engineering resources de komende ASICs activiteit van het bedrijf zullen voeden.