Faraday Technology Corporation kondigde de beschikbaarheid aan van zijn 4-poorts Gigabit Ethernet PHY op het 28HPC+ proces van UMC. Deze op silicium bewezen GPHY heeft een SAR ADC voor superieure PPA-voordelen en een geavanceerd digitaal algoritme dat de SNR (signaal-ruisverhouding) aanzienlijk verbetert. Ontworpen om te voldoen aan de groeiende vraag naar sterk geïntegreerde SoC-oplossingen in netwerk-, consumenten- en industriële automatiseringstoepassingen, is Faraday's nieuwste aanbod erop gericht om de productontwikkeling te versnellen en tegelijkertijd de prestaties te verbeteren.

Een belangrijk kenmerk van deze 28 nm 4-poorts Gigabit EthernetPHY is de indrukwekkende 33% vermindering in stroomverbruik per poort in vergelijking met het vorige ontwerp. Bovendien vermindert de geavanceerde DSP (digitale signaalverwerking) signaalruis van multi-poort overspraak, waardoor de signaalkwaliteit verbetert met een opmerkelijke 1-2 dB SNR-verbetering in vergelijking met Faraday's 40nm 4-poorts GPHY. Deze GbE PHY ondersteunt verschillende industriestandaard protocollen, waaronder 1000BASE-T, 100BASE-TX, 10BASE-Te, 100BASE-FX, IEEE 802.3, 802.3u, 802.3ab en ANSI X3.263-1995 (FDDI-TP-PMD).

Bovendien integreert het naadloos met UMC's 3,3V en 1,8V I/O, waardoor het een ideale keuze is voor het 28HPC+ low-power SoC-platform, en uitzonderlijke energie-efficiëntie en prestaties garandeert.