Arteris, Inc. heeft aangekondigd dat Esperanto Technologies, een toonaangevende ontwikkelaar van energie-efficiënte kunstmatige intelligentie (AI) en high-performance computing (HPC) oplossingen gebaseerd op de RISC-V instructieset, voor Arteris heeft gekozen vanwege de bekendheid van het ontwerp met CSRCompiler voor automatiseringsefficiëntie, foutreductie en de integratiemogelijkheden. Esperanto zal de SoC-software blijven gebruiken voor de ontwikkeling van zijn volgende generatie energie-efficiënte oplossingen voor AI-inferentie en HPC-workloads voor datacenter- en enterprise-edge toepassingen. De kern van de oplossingen van Esperanto wordt gevormd door de ET-SoC-1 "supercomputer-op-een-chip?

die is ontworpen om generatieve AI- en HPC-werklasten uit te voeren met lagere totale eigendomskosten (TCO) dankzij de zeer energiezuinige werking. Deze complexe SoC integreert meer dan 1000 energiezuinige 64-bit RISC-V kernen met aangepaste vector/tensor-eenheden die geoptimaliseerd zijn voor machine learning (ML)-toepassingen en kan de nieuwste grote taalmodellen (LLM's) uitvoeren met slechts een fractie van het vermogen dat een GPU nodig heeft, waardoor hij veelzijdig inzetbaar is in het datacenter en aan de rand van de onderneming. De enorme processorparallelliteit en configuraties voor registers en geheugenkaarten maken de automatiseringssoftware voor integratie, CSRCompiler, essentieel voor het bereiken van silicium van hogere kwaliteit en snellere time-to-market.

CSRCompiler van Arteris stroomlijnt de creatie van de hardware/software interface (HSI) basis. De automatiseringssoftware voor SoC-integratie automatiseert HSI-ontwerp, verificatie, firmware en documentatie, en biedt ondersteuning voor meerdere talen zonder extra scripts. De methode ondersteunt een agile flow om te zorgen voor best practices en vroegtijdige betrokkenheid van het hele team door middel van gezamenlijk beheer vanuit één bronspecificatie.

CSRCompiler biedt een compleet, correct en up-to-date ontwerpecosysteem, waardoor het delen van adreskaarten een soepel en geïntegreerd proces wordt, ontwerpfouten worden voorkomen en snellere doorlooptijden mogelijk worden.