Netlist, Inc. Rapporteert Winstresultaten voor het Vierde Kwartaal Geëindigd op 2 Januari, 2021
01 maart 2021 om 22:35 uur
Delen
Netlist, Inc. heeft de winstresultaten bekendgemaakt voor het vierde kwartaal dat eindigde op 2 januari 2021. Voor het vierde kwartaal kondigde het bedrijf een omzet aan van USD 11,485 miljoen, tegen USD 9,370 miljoen een jaar geleden. Het bedrijfsverlies bedroeg USD 1,775 miljoen, tegen USD 1,594 miljoen een jaar geleden. Het nettoverlies bedroeg USD 1,766 miljoen tegen USD 1,775 miljoen een jaar geleden. Het gewone verlies per aandeel uit voortgezette bedrijfsactiviteiten bedroeg USD 0,01 tegen USD 0,01 een jaar geleden. Voor het hele jaar bedroeg de omzet USD 47,234 miljoen tegen USD 26,103 miljoen een jaar geleden. Het bedrijfsverlies bedroeg USD 6,837 miljoen tegen USD 11,490 miljoen een jaar geleden. Het nettoverlies bedroeg USD 7,268 miljoen tegen USD 12,452 miljoen een jaar geleden. Het gewone verlies per aandeel uit voortgezette bedrijfsactiviteiten bedroeg USD 0,04 tegen USD 0,08 een jaar geleden.
Delen
Naar het originele artikel.
Wettelijke waarschuwing
Netlist, Inc. levert geheugenoplossingen aan zakelijke klanten in diverse bedrijfstakken. De producten van het bedrijf, in verschillende capaciteiten en vormfactoren, inclusief de lijn van op maat gemaakte en speciale geheugenproducten, leveren wereldwijd prestaties aan klanten in verschillende bedrijfstakken. Het bedrijf licenseert ook zijn intellectuele eigendom. De commercieel beschikbare geheugensubsysteemproducten van het bedrijf en andere producten die het verkoopt, zijn onder andere Component and Other Product Resales en Specialty DIMM's en Embedded Flash. Haar portfolio van technologieën en ontwerptechnieken omvat onder andere Distributed Buffer Architecture; Localized Module-Based Power Management Architecture; eigen PCB-ontwerpen; Thermal Management Designs; Compute Express Link Technology. De gedistribueerde bufferarchitectuur maakt het bufferen van gegevenssignalen mogelijk met behulp van meerdere gegevensbufferapparaten die verdeeld zijn tussen de randconnector van een geheugenmodule en het geïnstalleerde dynamische willekeurig toegankelijke geheugen (DRAM).