Cadence Design Systems, Inc. kondigt aan dat het zijn samenwerking met Arm heeft uitgebreid om het succes van silicium voor mobiele apparaten te versnellen met behulp van Cadence® digitale en verificatietools en de nieuwe Arm® Total Compute Solutions 2022 (TCS22), die de Arm Cortex®-A715 en Cortex-X3 CPU's en de Arm Mali™-G715 en Immortalis™-G715 GPU's bevat. Door de samenwerking heeft Cadence uitgebreide RTL-naar-GDS digitale flow Rapid Adoption Kits (RAK's) geleverd voor 5nm en 7nm nodes om klanten te helpen geoptimaliseerde power, performance, en area (PPA) doelen te bereiken en de productiviteit te verbeteren. Bovendien heeft Cadence mobiele referentieplatforms gevalideerd voor de Cortex-A715 en Cortex-X3 CPU's en de Mali-G715 en Immortalis-G715 GPU's om de verificatiestromen van klanten een vliegende start te geven.

De door Cadence geïntegreerde digitale RTL-naar-GDS RAK's die geoptimaliseerd zijn voor SoC-ontwikkeling met de nieuwste Arm TCS22 omvatten de Cadence Cerebrus™ Intelligent Chip Explorer, Innovus™ Implementation System, Genus™ Synthesis Solution, Modus DFT Software Solution, Quantus™ Extraction Solution, Tempus™ Timing Signoff Solution en ECO Option, Voltus™ IC Power Integrity Solution, Conformal®Equivalence Checking en Conformal Low Power. De digitale RAK's bieden Cortex-A715 en Cortex-X3 CPU en Mali-G715 en Immortalis-G715 GPU gebruikers een aantal belangrijke functies. Zo maakt de Cadence Cerebrus AI-gestuurde flow-optimalisatie een snelle en efficiënte ontwerp-specifieke afsluiting mogelijk met minder engineering-inspanning.

Cadence iSpatial technologie zorgt voor een geïntegreerde en voorspelbare implementatieflow voor de snelste ontwerpsluiting. De RAK's bevatten ook een innovatieve slimme hiërarchie-flow om betere doorlooptijden te leveren op grote, krachtige CPU's. De geïntegreerde Tempus ECO technologie voor signoff van de digitale flow biedt een nauwkeurige, definitieve afsluiting van het ontwerp op basis van pad-gebaseerde analyse.

Tenslotte vermindert de activity-aware power optimization engine die in het Innovus Implementation System en de Genus™ Synthesis Solution is ingebouwd, het dynamische stroomverbruik aanzienlijk, zodat klanten hun low-power doelstellingen kunnen bereiken. De verificatiestroom omvat het Cadence Xcelium™ Logic Simulation Platform, Palladium® Z1 en Z2 Enterprise Emulation Platforms, Helium™ Virtual en Hybrid Platforms, Jasper® Formal Verification Platform, vManager™ Planning en Metrics, VIP en System VIP tools en inhoud voor Arm-gebaseerde ontwerpen. De verificatiestroom van Cadence stelt klanten in staat de verificatiedoorvoer te verbeteren en geavanceerde softwaredebug te bereiken voor SoC's die de Cortex-A715 en Cortex-X3 CPU's en Mali-G715 en Immortalis-G715 GPU's bevatten.

Verder omvatten de virtuele en hybride platform referentie-ontwerpen de Arm Fast Models om vroegtijdige software-ontwikkeling en verificatie mogelijk te maken met behulp van de Cadence Helium en de Palladium en Protium platforms, ook bekend als het dynamische duo. De digitale stroom van Cadence stelt klanten in staat om PPA-doelstellingen te bereiken, en de volledige stroom van de verificatie biedt een verbeterde verificatie-doorvoer. Beide flows ondersteunen de Cadence Intelligent System Design™ strategie, die klanten in staat stelt om SoC design excellence te bereiken.